Научная Петербургская Академия

Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства

ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ПУТЕЙ СООБЩЕНИЯ Кафедра «Электронные вычислительные машины» Курсовой проект по дисциплине «Теория автоматов» Проектирование операционного устройства. Выполнил ст. гр. ИНФО-810 Бабкин А. Н. Проверил Ефимова Р. С. САНКТ-ПЕТЕРБУРГ 2000 В вычислительной технике применяются так называемые операционные устройства. Эти устройства могут выполнять различные операции над кодовыми словами. Любая операция может быть представлена конечной последовательностью действий, эти действия называются микрооперациями. В данной работе проводится проектирование операционного устройства, выполняющего операцию сложения двоичных чисел с фиксированной запятой в обратных кодах. Содержание Введение.________________________________________________________________4 1. Разработка структурной схемы операционного автомата. 1.1. Разработка содержательного графа операции сложения двоичных чисел в обратных кодах._____________________________5 1.2. Разработка структурной схемы операционного автомата.__________________8 2. Разработка функциональной схемы операционного автомата. 2.1. Синтез блока П._____________________________________________________10 2.2. Синтез блока C._____________________________________________________11 3. Разработка функциональной схемы управляющего автомата. 3.1. Структурная схема управляющего автомата._____________________________28 3.2. Закодированная граф-схема работы управляющего автомата и граф управляющего автомата.________________________________28 3.3. Синтез комбинационных схем, реализующих функции возбуждения элементов памяти управляющего автомата.______________________________31 4. Функциональная схема операционного устройства. 4.1. Организация связей между ___________________________________________33 операционным и управляющим автоматами. 4.2. Описание работы операционного устройства на заданном отрезке времени.__________________________________________33 Заключение.______________________________________________________________34 Литература.______________________________________________________________34 Приложение._____________________________________________________________35 Введение Задачей данного курсового проекта является разработка операционного устройства для выполнения заданной операции сложения с фиксированной запятой чисел, представленных обратными двоичными кодами на уровне логических схем. Эта задача разбивается на две: разработку схем операционного автомата и управляющего автомата. Все непосредственные операции действий над словами, вычисления логических условий, хранения данных возлагаются на операционный автомат. Управляющий автомат вырабатывает последовательность управляющих сигналов в соответствии микропрограммой функционирования операционного устройства. Эти управляющие сигналы поступают на вход операционного устройства.

Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства
. 1. Разработка структурной схемы операционного автомата 1.1. Разработка содержательного графа операции сложения двоичных чисел в обратных кодах Для составления формального описания работы операционного устройства (ОУ) необходимо проанализировать словесное описание алгоритма выполнения заданной операции и с учетом исходных данных дать описание с помощью Ф-языка: · слов (наименование, тип, формат); · микроопераций; · логических условий; Описание слов показано в табл. 1. Таблица 1
СловоНазначение словаТип слова
А(1:25)Первое слагаемоеВходное, внутреннее
В(1:25)Второе слагаемоеВходное, внутреннее
С(1:26)Результат Внутреннее, выходное
П(1)Признак переполненияВнутреннее, выходное
Описание микроопераций дано в табл. 2.

Таблица 2

Пункт алгоритмаСловесное описание

Условное

обозначение

Формальное описание
1Начало

y0

2Присвоение слову П(1) и старшему разряду слова С(1:26) значение нуля

y1

П(1):=0

С(1):=0

3
4.1Слову С(1:26) присвоить значение суммы слов В(1:25) и А(1:25) с инверсией числовых разрядов последнего

y2

C(1:26):=00.В(2:25)+01.ùА(2:25)
5.1Слову С(1:26) присвоить значение суммы слов А(1:25) и В(1:25) с инверсией числовых разрядов последнего

y3

C(1:26):=00. А(2:25) + 01.ùВ(2:25)
6.1К слову С(1:26) прибавить единицу младшего разряда

y4

С(1:26):= С(1:26)+1
7.1Образование в С(1:26) прямого кода результата

y5

С(1:26):= С(1:2).ùС(3:26)
8Слову С(1:26) присвоить значение суммы слов А(1:25) и В(1:25)

y6

C(1:26):=00. А(2:25) + 00.В(2:25)
9.1Слову П(1) присваивается значение единицы

y7

П(1):=1
9.2Знаковому разряду слова С(1:26) присвоить значение знакового разряда слова А(1:25)

y8

С(2):=А(1)
10Конец

y0

Логические условия, под действием которых вырабатываются управляющие сигналы, описаны в табл. 3. Таблица 3
Пункт алгоритмаСловесное описание логических условий

Условное

обозначение

Формальное описание
3Проверка знака слова А(1:25)

x1

Курсовая: Проектирование операционного устройства

4,5Проверка знака слова В(1:25)

x2

Курсовая: Проектирование операционного устройства

6Проверка старшего разряда слова С(1:26)

x3

Курсовая: Проектирование операционного устройства

7,9Проверка знака слова С(1:26)

x4

Курсовая: Проектирование операционного устройства

Для проектирования ОУ необходимо удостоверится в правильности алгоритма, для этого "прогонка" (проверка) алгоритма проводилась по всем возможным случаям знака множителей, а также на случай переполнения. В результате этой проверки выяснено, что алгоритм верен, и на его основе можно ОУ (см. Приложение табл. 20). Чтобы связи между ступенями алгоритма представлялись яснее, весь алгоритм можно изобразить в виде содержательного графа, который дает визуальное представление об алгоритме данной операции. Содержательный граф-схема микрооперации предсталена на рис. 1.1.1.

Курсовая: Проектирование операционного устройства

1.2 В структурном отношении операционный автомат может быть разбит на блоки, каждый из которых содержит в себе элементы памяти и комбинационные схемы, количество блоков определяется количеством слов с памятью. Память – это регистр, длина которого совпадает с длиной слова. Если микрооперации выполняются над отдельными разрядами слова и при этом различны в разных разрядах, то в регистре выделяются так называемые поля, то есть совокупности разрядов объединенных общей совокупностью микроопераций или общим участием в формировании условий. Например, поле знаковых разрядов. Разбиение на поля данных слов при заданной операции описано в табл. 4. Таблица 4
Имя блокаМножество микроопераций в блокеМножество логических условийПоля
А

x1

А(1), А(2:25)
В

x2

В(1), В(2:25)
С

y1, y2, y3, y4, y5, y6, y8

x3, x4

С(1), С(2), С(3:25), С(26)
П

y1, y7

П(1)
1.2 Разработка структурной схемы операционного автомата. Структурная схема дает представление о количестве блоков, входящих в структуру, их назначении, описание особенностей и о связях между блоками в процессе реализации функций устройства. Количество блоков равно количеству слов с памятью, то есть необходимо четыре блока. Связь между блоками (регистрами) осуществляется при передаче информации из блока в блок или при занесении информации извне. Входными сигналами в операционный автомат являются сигналы из управляющего автомата, они дают команду на выполнение микроопераций над словами. Выходными сигналами из операционного автомата являются значения логических условий, которые в свою очередь поступают на входы управляющего автомата. Тогда с помощью данных из таблиц 1, 2, 3, 4 можно составить структурную схему операционного автомата, которая представлена на рис. 1.2.1.

Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства
Рис. 1.2.1. 2. Разработка функциональной схемы операционного автомата 2.1. Синтез блока П Для синтеза комбинационной схемы каждого разряда необходимо четко знать какие микрооперации выполняются в блоке, какие логические условия вычисляются в нем и какие поля выделены. Это видно из таблицы 4. Тогда можно приступать к синтезу комбинационной схемы разрядов каждого поля, но так как разряды каждого поля обрабатываются одинаково, то можно синтезировать только один разряд из соответствующего поля. Синтез поля П(1). Над этим полем выполняются несколько микроопераций, поэтому синтез осуществляется на каждом поле отдельно, а потом эти результаты объединяются. То есть будут составляться функции возбуждения триггера для каждой микрооперации, а далее эти функции объединяются в функцию окончательного результата путем выполнения операции дизъюнкции функций возбуждения, полученных для каждой микрооперации. Это возможно, так как над одним и тем же полем одновременно может выполняться только одна микрооперация. Все эти условия распространяются и на все другие поля всех блоков. y1: П(1):=0 Можно составить каноническую таблицу переходов автомата (табл. 5). Табл. 5

t

t+1

t

П(1)

П(1)

J

K

0

0

0

0Ú1

1

0

0Ú1

1

Из табл. 5 можно написать функцию возбуждения для триггера по входам J и K. J=0, K=1. y7: П(1):=1 Можно составить каноническую таблицу переходов автомата (табл. 6). Табл. 6

t

t+1

t

П(1)

П(1)

J

K

0

1

1

0Ú1

1

1

0Ú1

0

Из табл. 6 можно написать функцию возбуждения для триггера по входам J и K. J=1, K=0. Теперь можно написать общий вид функции возбуждения поля П(1). Курсовая: Проектирование операционного устройства Логическая схема поля П(1) будет выглядеть так, как показано на рис. 2.1.1.
Курсовая: Проектирование операционного устройства
Рис. 2.1.1. 2.2. Синтез блока С В блоке С выделено несколько полей, соответственно синтез будет производиться для каждого из них отдельно. Поле С(1). y1: С(1):=0 Таблица и функции аналогичны таблице 5 и функциям для микрооперации y1 над полем П(1). J=0, K=1. y2: С(1):=P(1), где P(1) – перенос в первый разряд из второго. Так как р поле С(1) было обнулено при микрооперации y1, то в таблице 7 можно рассматривать только наборы, где С(1)=0. Таблица 7
tt+1t
С(1)P(1)С(1)JK
00000Ú1
0110Ú11
Дополнив функцию на невозможных наборах, получаются следующие выражения функций возбуждения. J=P(1), K=1. Функция P(1) будет найдена при синтезе поля С(2), так как она зависит от значения самого поля, переноса в этот разряд и значения слагаемых, сумма которых записывается в разряд С(2). y3: В этой микрооперации все аналогично таблице 7, то есть J=P(1), K=1. y6: С(1):=0 Таблица переходов аналогична таблице 5, значит сразу известны выражения для J и K. J=0, K=1. y4: C(1):=C(1)+P(1) Курсовая: Проектирование операционного устройства J=P(1) K=P(1) Окончательный результат синтеза поля С(1) может быть представлен в виде: Курсовая: Проектирование операционного устройства Логическое условие: x3=С(1). Логическая схема поля С(1) будет выглядеть так, как это показано на рис. 2.2.1.

Курсовая: Проектирование операционного устройства

Рис. 2.2.1. Данной схеме можно сопоставить условное изображение "черного ящика", то есть известно, что на входе и, что на выходе. Эта схема представлена на рисунке 2.2.2.
Курсовая: Проектирование операционного устройства
Рис. 2.2.2. Поле С(2). y2: С(2):=1+P(2) Можно перейти к булеву выражению этого разряда С(2)=Курсовая: Проектирование операционного устройства Соответственно таблица функций (табл. 8) возбуждения будет выглядеть так: Таблица 8
Tt+1t
С(2)P(2)С(2)P(1)JK
001010Ú1
010100Ú1
10100Ú10
11010Ú11
Из данной канонической таблицы необходимо написать выражения функций J, K, P(1). Курсовая: Проектирование операционного устройства y3: Абсолютно аналогично y2: Курсовая: Проектирование операционного устройства y6: С(2):=P(2) Соответственно таблица функций (табл. 9) возбуждения будет выглядеть так: Таблица 9
Tt+1t
С(2)P(2)С(2)P(1)JK
000000Ú1
011010Ú1
10000Ú11
11100Ú10
Из данной канонической таблицы необходимо написать выражения функций J, K, P(1). Курсовая: Проектирование операционного устройства y8: С(2):=А(1) Таблица аналогична таблице 9, только столбец P(2) заменяется на А(1). А функции выглядят так: Курсовая: Проектирование операционного устройства y4: C(2):=C(2)+P(2) Курсовая: Проектирование операционного устройства J=P(2) K=P(2) P(1)=P(2)C(2) Составляются результирующие функции возбуждения элемента памяти и переноса в старший разряд, а также выражение функции логического условия. Курсовая: Проектирование операционного устройства Выражение для P(2) будет найдено при синтезе поля С(3:25).

y2

Логическая схема для С(2) выглядит как показано на рис. 2.2.3.

Курсовая: Проектирование операционного устройства

Рис. 2.2.3. На рис. 2.2.4. представлено условное обозначение разряда С(2).

Курсовая: Проектирование операционного устройства

Рис. 2.2.4.

y2

Логическая схема переноса в С(1) представлена на рис. 2.2.5.

Курсовая: Проектирование операционного устройства

Рис. 2.2.5. Поле С(3:25). Здесь для синтеза можно выбрать любой разряд этого поля, и обозначить его как С(i). y2: C(i):=ùA(i-1)+B(i-1)+P(i) В виде логической функции это получится так, Курсовая: Проектирование операционного устройства , здесь P(i) перенос в i-ый разряд Примечание. Следует заметить, что выражение для переноса P(i) будет выглядеть совершенно идентично выражению для P(2) и P(i-1), в таком случае можно ограничится синтезом только P(i-1). Составляется каноническая таблица переходов для поля C(i) (табл. 10) Таблица 10
tt+1t
C(i)A(i-1)B(i-1)P(i)C(i)P(i-1)JK
00001010Ú1
00010100Ú1
00100100Ú1
00111110Ú1
01000000Ú1
01011010Ú1
01101010Ú1
01110100Ú1
1000100Ú10
1001010Ú11
1010010Ú11
1011110Ú10
1100000Ú11
1101100Ú10
1110100Ú10
1111010Ú11
Составляются функции возбуждения и функция переноса P(i-1) из таблицы 10: J

B(i-1)P(i)

C(i)A(i-1)

00011110
001010
010101
11

*

*

*

*

10

*

*

*

*

K

B(i-1)P(i)

C(i)A(i-1)

00011110
00

*

*

*

*

01

*

*

*

*

110101
101010
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства y3: C(i):=A(i-1)+ùB(i-1)+P(i), Курсовая: Проектирование операционного устройства Аналогично y2 с заменой в табл. 10 столбца A(i-1) на B(i-1), а B(i-1) на A(i-1), соответственно получается: Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства y5: C(i):=ùC(i), необходимо перейти к выражению в виде булевой функции, Курсовая: Проектирование операционного устройства Таблица функций возбуждения триггера (табл. 11) будет выглядеть так, Таблица 11
Tt+1t
C(i)C(i)JK
0110Ú1
100Ú11
Из таблицы 11 можно написать выражения для J и K. J=1 K=1 y6: C(i):=A(i-1)+B(i-1)+P(i), переход к булевой функции, Курсовая: Проектирование операционного устройства Составляется каноническая таблица функций возбуждения (табл. 12), Таблица 12
tt+1t
C(i)A(i-1)B(i-1)P(i)C(i)P(i-1)JK
00000000Ú1
00011010Ú1
00101010Ú1
00110100Ú1
01001010Ú1
01010100Ú1
01100100Ú1
01111110Ú1
1000000Ú11
1001100Ú10
1010100Ú10
1011010Ú11
1100100Ú10
1101010Ú11
1110010Ú11
1111110Ú10
Составляются функции возбуждения и функция переноса P(i-1) из таблицы 12: J

B(i-1)P(i)

C(i)A(i-1)

00011110
000101
011010
11

*

*

*

*

10

*

*

*

*

K

B(i-1)P(i)

C(i)A(i-1)

00011110
00

*

*

*

*

01

*

*

*

*

111010
100101
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства y4: C(i):=C(i)+P(i) Курсовая: Проектирование операционного устройства J=P(i) K=P(i) P(i-1)=C(i)P(i) Составляются результирующие функции J, K и P(i-1), по ним на рис. 2.2.6., рис. 2.2.7. изображены логические схемы C(i), P(i-1), а на рис. 2.2.8. и рис. 2.2.9. соответственно даны их условные обозначения. Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства

Рис. 2.2.6.
Курсовая: Проектирование операционного устройства

Курсовая: Проектирование операционного устройства

Рис. 2.2.7.

Курсовая: Проектирование операционного устройства

Рис. 2.2.8.

Курсовая: Проектирование операционного устройства

Рис. 2.2.9. Поле С(26). y2: C(26):=ùA(25)+B(25) В виде логической функции это получится так, Курсовая: Проектирование операционного устройства , Составляется таблица 13 функций возбуждения элементов памяти, по этой таблице будет так же определяться функция переноса P(25). Таблица 13
tt+1t
C(26)A(25)B(25)C(26)P(25)JK
0001010Ú1
0010100Ú1
0100000Ú1
0111010Ú1
100100Ú10
101010Ú11
110000Ú11
111100Ú10
Составляются функции: J

А(25)В(25)

С(26)

00011110
011
11111
K

А(25)В(25)

С(26)

00011110
01111
111
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства y3: C(26):= A(25)+ ùB(25) В виде логической функции это получится так, Курсовая: Проектирование операционного устройства , Аналогично таблице 13 с заменой столбцов А(25) на В(25) и В(25) на А(25). Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства y4: С(26):=С(26)+1, Курсовая: Проектирование операционного устройства Таблица идентична таблице 11, соответственно функции имеют вид, J=1, K=1, P(25)=C(26). y5: С(26):=ùС(26), Курсовая: Проектирование операционного устройства Таблица идентична таблице 11, соответственно функции имеют вид, J=1, K=1. y2: C(26):=A(25)+B(25) В виде логической функции это получится так, Курсовая: Проектирование операционного устройства , Составляется таблица 14 функций возбуждения элементов памяти, по этой таблице будет так же определяться функция переноса P(25). Таблица 14
tt+1t
C(26)A(25)B(25)C(26)P(25)JK
0000000Ú1
0011010Ú1
0101010Ú1
0110100Ú1
100000Ú11
101100Ú10
110100Ú10
111010Ú11
Составляются функции: J

А(25)В(25)

С(26)

00011110
011
11111
K

А(25)В(25)

С(26)

00011110
01111
111
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Составляются результирующие функции J, K и P(25), по ним на рис. 2.2.10., рис. 2.2.11. изображены логические схемы C(26), P(25) соответственно, а на рис. 2.2.12. и рис. 2.2.13. соответственно даны их условные обозначения. Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Рис. 2.2.10.

y3

y6

A(25)

y2

B(25)

y4

Курсовая: Проектирование операционного устройства Рис. 2.2.11.

Курсовая: Проектирование операционного устройства

Рис. 2.2.12.
Курсовая: Проектирование операционного устройства
Рис. 2.2.13. 3.Разработка функциональной схемы управляющего автомата 3.1 Структурная схема управляющего автомата В структурном отношении управляющий автомат типа Мура может быть представлен в виде, изображенном на рис. 3.1.1.

Курсовая: Проектирование операционного устройства

Рис. 3.1.1. Память П автомата образуют элементарные полные автоматы Мура – элементы памяти (ЭП), которые являются JK–триггерами. Каждому состоянию автомата Аf (АfКурсовая: Проектирование операционного устройства А, где Курсовая: Проектирование операционного устройства - множество состояний автомата) ставится в соответствие вектор длины R (R – количество элементов памяти, образующих память автомата), компонентами которого являются состояния ЭП автоиата T1, T2, .,TR. Переход управляющего автомата из состояния Аd в Аf осуществляется под действием входного сигнала, кодируемого вектором длины L; компонентами этого вектора являются состояния входов x1, x2 , .,xL. При этом на выходе автомата формируется выходной сигнал, кодируемый вектором длины N; компонентами этого вектора являются состояния выходов Y1, Y2, .,YL. Изменения состояния на переходе Курсовая: Проектирование операционного устройства происходит под действием сигналов из множества Курсовая: Проектирование операционного устройства , формируемых на выходах схемы КС1. Схема КС2 может быть реализована в виде стандартного блока – дешифратора, выполняющего функции дешифрации состояний автомата: некоторому состоянию А f ставится в соответствие сигнал Yr=1 на выходе дешифратора. 3.2 Закодированная граф – схема и граф управляющего автомата Исходной информацией для определения числа входов, выходов и различных состояний, в которых может находиться управляющий автомат, является содержательный граф алгоритма, представленный закодированной граф – схемой алгоритма (ГСА).Каждой операторной вершине содержательного графа можно поставить в соответствие состояние автомата и выходной сигнал Yn; условной вершине ставится в соответствие вход xl управляющего автомата. ГСА, эквивалентная содержательному графу изображена на рис. 3.2.1.

Курсовая: Проектирование операционного устройства

Рис. 3.2.1. Существуют различные методы структурного синтеза управляющего автомата. Одним из таких методов является графический метод синтеза. Автомат представляется в виде графа. Количество вершин графа соответствует количеству различных отметок A f на ГСА автомата. Производится кодирование состояний автомата векторами длины Курсовая: Проектирование операционного устройства (где F – мощность множества А), компонентами которых являются состояния T1, .,TR ЭП. Полученные в результате кодирования векторы длины R записываются в соответствующие вершины графа. Курсовая: Проектирование операционного устройства Связь между TR и Af показана в таблице 15, DC – дешифратор. Таблица 15

A

T

A0

A1

A2

A3

A4

A5

A6

A7

A8

T1

000000001

T2

000011110

T3

001100110

T4

010101010
Выход DC012345678
Путям перехода в ГСА на графе соответствуют дуги, указывающие направления перехода. Если в ГСА на пути перехода из вершины с отметкой Ad в вершину с отметкой Af находятся условные вершины, отмеченные символами x l, то на дугах графа записываются конъюнкции, ранг которых определяется числом условных вершин, через которые проходит путь перехода. При xl =0 в конъюнкции появится член Курсовая: Проектирование операционного устройства , в при xl=1 его прямое значение. Граф управляющего автомата представлен на рис. 3.2.2.

Курсовая: Проектирование операционного устройства

Рис. 3.2.2. 3.3. Синтез комбинационных схем, реализующих функции возбуждения элементов памяти управляющего автомата Количество ЭП, составляющих память автомата, определяется по выражению Курсовая: Проектирование операционного устройства , где F – мощность множества А. Курсовая: Проектирование операционного устройства Для каждого TR (где Курсовая: Проектирование операционного устройства ) по графу составляется каноническая таблица функций переходов и выходов, а на основе этих таблиц составляются функции возбуждения ЭП. Соответственно для T 1, T2, T3, T4 это будут таблицы 16, 17, 18, 19. Таблица 16
A

x1

x2

x3

x4

T1(t)

T1(t+1)

J1

K1

A0

------------0000Ú1

A1

10------0000Ú1
01------0000Ú1
00------0000Ú1
11------0000Ú1

A2

------000000Ú1
------1---0000Ú1
------010000Ú1

A3

------000000Ú1
------1---0000Ú1
------010000Ú1

A4

---------00000Ú1
---------10000Ú1

A5

------------0000Ú1

A6

---------10000Ú1
---------00110Ú1

A7

------------0000Ú1

A8

------------100Ú10
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Таблица 17
A

x1

x2

x3

x4

T2(t)

T2(t+1)

J2

K2

A0

------------0000Ú1

A1

10------0000Ú1
01------0000Ú1
00------0110Ú1
11------0110Ú1

A2

------000000Ú1
------1---0110Ú1
------010110Ú1

A3

------000000Ú1
------1---0110Ú1
------010110Ú1

A4

---------0100Ú11
---------1110Ú10

A5

------------100Ú11

A6

---------1110Ú10
---------0100Ú11

A7

------------100Ú11

A8

------------0000Ú1
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Таблица 18
A

x1

x2

x3

x4

T3(t)

T3(t+1)

J3

K3

A0

------------0000Ú1

A1

10------0110Ú1
01------0110Ú1
00------0110Ú1
11------0110Ú1

A2

------00100Ú11
------1---100Ú11
------01100Ú11

A3

------00100Ú11
------1---100Ú11
------01100Ú11

A4

---------00000Ú1
---------10000Ú1

A5

------------0000Ú1

A6

---------1110Ú10
---------0100Ú11

A7

------------100Ú11

A8

------------0000Ú1
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Таблица 19
A

x1

x2

x3

x4

T4(t)

T4(t+1)

J4

K4

A0

------------0110Ú1

A1

10------100Ú11
01------110Ú10
00------100Ú11
11------100Ú11

A2

------000000Ú1
------1---0000Ú1
------010110Ú1

A3

------00100Ú11
------1---100Ú11
------01110Ú10

A4

---------00000Ú1
---------10110Ú1

A5

------------100Ú11

A6

---------10110Ú1
---------00000Ú1

A7

------------100Ú11

A8

------------0000Ú1
Курсовая: Проектирование операционного устройства Курсовая: Проектирование операционного устройства Функциональная схема управляющего автомата приведена на функциональной схеме операционного устройства, где показаны связи между операционным и управляющим автоматами. 4. Функциональная схема операционного устройства 4.1. Организация связи между операционным и управляющим автоматами Связи между операционным и управляющим автоматами организуются так. Сигналы с выходов управляющего автомата подаются на его же входы, а также на входы операционного автомата. На входы управляющего автомата подаются также сигналы логических условий. Каждая микрооперация выполняется строго при поступлении синхроимпульса и при подаче соответствующего управляющего сигнала, который в свою очередь вырабатывается на основе сигналов логических условий, вычисленных в предыдущий такт работы операционного устройства. Графически связи между операционным и управляющим автоматами показаны на функциональной схеме операционного устройства, приведенной на масштабно–координатной бумаге. 4.2. Описание работы операционного устройства на заданном отрезке времени Дано: А=1.1010010 В=0.0011101 После выполнения микрооперации y1 на входы управляющего автомата приходит сигнал Y1 и сигналы логических условий, Курсовая: Проектирование операционного устройства =1 и Курсовая: Проектирование операционного устройства =0, под действием этих сигналов и при поступлении синхроимпульса из генератора синхроимпульсов (ГСИ) триггеры управляющего автомата переходят в состояния: T 1=0, T2=0, T3=1, T4=0 (см. общую схему). В свою очередь на дешифраторе вырабатывается сигнал Y2, при котором в операционном автомате выполняется микрооперация y2. Которая заключается в следующем. Полю С(1) присваивается значение переноса в этот разряд P(1), который можно вычислить по схеме на рис. 2.2.5., а схема С(1) изображена на рис. 2.2.1. Полю С(2) присваивается значение инверсии переноса в этот разряд P(2) (рис. 2.2.7.), схема С(2) изображена на рис. 2.2.3. На поле С(3:25) происходит присвоение C(i) суммы B(i-1), инверсии A(i- 1) и переноса P(i)(схема для С(i) на рис. 2.2.6., а для P(i) на рис. 2.2.7), где i = 3-25. Но перенос P(25) определяется иначе, на основе схемы рис. 2.2.11. На поле С(26) происходит подобная операция (С(26):=А(25)+В(25)) только без учета переноса, так как его не может быть (С(26) – последний разряд), схема дана на рис. 2.2.10. В результате этой микрооперации слово С принимает следующий вид: С=01.1001010 Далее на входы управляющего автомата подается сигнал y2 и сигналы логических условий Курсовая: Проектирование операционного устройства =0 и Курсовая: Проектирование операционного устройства =1. Тогда при поступлении сигнала из ГСИ и сигнала Y2 триггеры управляющего автомата переходят в состояния: T1=0, T2=1, T3 =0, T4=1, что на выходе дешифратора соответствует сигналу Y5 , под действием которого в операционном автомате выполняется микрооперация y 5 (см. общую схему). При этой микрооперации значения полей С(1) и С(2) не меняются, см. соответственно рис. 2.2.1.и рис. 2.2.3. Разрядам полей С(3:25) и С(26) присваивается значение инверсии этих разрядов, что можно вычислить из схем на соответственно рис. 2.2.6. и рис. 2.2.10. Тогда в данном примере значение слова С будет таким: С=01.0110101 Далее, когда на входы управляющего автомата приходит сигнал Y5 и сигнал из ГСИ, триггеры управляющего автомата обнуляются, то есть T1 =0, T2=0, T3=0, T4=0, а на выходе дешифратора вырабатывается сигнал Y0 (см. общую схему), который означает, что операционное устройство готово к выполнению следующего цикла операции арифметического сложения чисел с фиксированной запятой в обратных двоичных кодах. Примечание. В примере использовались восьмиразрядные слова А и В, а также девятиразрядное слово С , то есть полю С(3:25) соответствует поле С(3:8), а полю С(26) поле С(9). Заключение В данном курсовом проекте разработано операционное устройство, выполняющее операцию арифметического сложения чисел с фиксированной запятой в обратных двоичных кодах. Также приведена общая схема устройства, состоящая из двух главных частей: операционного автомата и управляющего автомата. В работе предполагалось, что вся информация, необходимая для выполнения операции (операнды А и В), была уже занесена в память устройства. Литература 1. Проф. А. А. Эйлер, доц. Р. С. Ефимова, ст. преп. В. В. Жевержеева Методические указания к выполнению курсовой работы по дисциплине "Арифметические и логические основы цифровых автоматов". Ленинград: ЛИИЖТ, 1983 2. Б. Г. Лысиков Арифметические и логические основы цифровых автоматов Минск: Высшая школа, 1980 Приложение Прокрутка алгоритма операции приведена в таблице 20. Таблица 20

Пункт

алгоритма

Выполнение микрооперации или вычисление лог. условияУсловие переходаПункт переходаКоментарии
12345
1

А:=0.0011101

В:=0.1010010

Безуслов2Операнды с одинаковыми знаками (положительные)
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3

А(1)Курсовая: Проектирование операционного устройства 1

x1=0

5Проверка знака слова А
5

В(1)Курсовая: Проектирование операционного устройства 1

x2=0

8Проверка знака слова В
8

А:=0.0011101

+

В:=0.1010010

С:=00.1101111

Безуслов9Сложение А и В с занесением в С
9

С(2)Курсовая: Проектирование операционного устройства 1

x4=0

9.2Проверка знака слова С
9.2С(2):=0Безуслов10Присвоение С знака А
10Конец
1

А:=0.0011101

В:=0.1110011

Безуслов2Операнды с одинаковыми знаками (положительные) с переполнением
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3

А(1)Курсовая: Проектирование операционного устройства 1

x1=0

5Проверка знака слова А
5

В(1)Курсовая: Проектирование операционного устройства 1

x2=0

8Проверка знака слова В
8

А:=0.0011101

+

В:=0.1110011

С:=01.0010000

Безуслов9Сложение А и В с занесением в С
9С(2)=1

x4=1

9.1Проверка знака слова С
9.1П(1):=1Безуслов10Регистрация переполнения
10Конец
1

А:=1.0011101

В:=1.1010010

Безуслов2Операнды с одинаковыми знаками (отрицательные)
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3А(1)=1

x1=1

4Проверка знака слова А
4В(1)=1

x2=1

8Проверка знака слова В
8

А:=0.0011101

+

В:=0.1010010

С:=00.1101111

Безуслов9Сложение А и В с занесением в С
9

С(2)Курсовая: Проектирование операционного устройства 1

x4=0

9.2Проверка знака слова С
9.2С(2):=1Безуслов10Регистрация переполнения
10Конец
1

А:=1.0011101

В:=1.1110011

Безуслов2Операнды с одинаковыми знаками (отрицательные) с переполнением
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3А(1)=1

x1=1

4Проверка знака слова А
4

В(1)Курсовая: Проектирование операционного устройства 1

x2=0

8Проверка знака слова В
8

А:=0.0011101

+

В:=0.1110011

С:=01.0010000

Безуслов9Сложение А и В с занесением в С
9С(2)=1

x4=1

9.1Проверка знака слова С
9.1П(1):=1Безуслов10Регистрация переполнения
10Конец
Продолжение табл. 20
12345
1

А:=1.0011101

В:=0.1010010

Безуслов2Операнды с разными знаками
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3А(1)=1

x1=1

4Проверка знака слова А
4

В(1)Курсовая: Проектирование операционного устройства 1

x2=0

4.1Проверка знака слова В
4.1

А:=1.1100010

+

В:=0.1010010

С:=10.0110100

Безуслов6Сложение инверсии А с В и занесением в С
6С(1)=1

x3=1

6.1Проверка переноса из знакового разряда слова С
6.1

С(1:26):=С(1:26)+1

С=10,0110101

Безуслов7Прибавление единицы
7

С(2)Курсовая: Проектирование операционного устройства 1

x4=0

10Проверка знака слова С
10Конец
1

А:=0.0011101

В:=1.1010010

Безуслов2Операнды с разными знаками
2

П(1):=0

С(1):=0

Безуслов3Обнуление
3

А(1)Курсовая: Проектирование операционного устройства 1

x1=0

5Проверка знака слова А
5В(1)=1

x2=1

5.1Проверка знака слова В
5.1

А:=0.0011101

+

В:=1.0101101

С:=01.1001010

Безуслов6Сложение инверсии А с В и занесением в С
6

С(1)Курсовая: Проектирование операционного устройства 1

x3=0

7Проверка переноса из знакового разряда слова С
7С(2)=1

x4=1

7.1Проверка знака слова С
7.1

С(1:26):=С(1:2).ùС(3:26)

С=01.0110101

Безуслов10

Инвертирование числовых разрядо

(образование прямого кода)

10Конец


(C) 2009